首页 >> >> 滚动 >> 正文
富士通半导体推出顶尖定制化SoC创新设计方法
通信世界网 http://www.cww.net.cn 2014年1月15日 10:14
标签:富士通半导体 SoC创新设计
 

通信世界网讯(CWW)  富士通半导体(上海)有限公司今日宣布,成功开发了专为先进的28 nm SoC器件量身打造的全新设计方法,不仅能实现更高的电路密度,同时也可有效缩短开发时间。采用全新设计方法能够将电路的密度提高33%,并可将最终的线路布局时间缩短至一个月。这种设计方法将整合至富士通半导体的各种全新定制化SoC设计方案中,协助客户开发RTL-Handoff SoC器件。富士通半导体预计自2014年2月起将开始接受采用这种全新设计方法的SoC订单。

采用28 nm等顶尖制程工艺的SoC器件需要有越来越多的功能与效能,进而要在芯片中布建越来越多的电路。未来SoC的设计将日趋复杂,开发时间也将会因此较以往增加,同时如何有效解决功耗问题也成为设计者的更大挑战。

为应对日趋复杂的SoC设计,富士通半导体所开发出的创新设计方法能实现更高的电路密度、更短的开发时程和降低功耗,并整合至富士通半导体的各种全新定制化SoC设计方案中,协助客户开发RTL-Handoff SoC组件。较传统的设计流程,设计者可采用富士通半导体的全新设计方法在相同大小的芯片中增加33%电路,而且可将最终的线路布局时间缩短至一个月。

全新设计方法将White Space有效最小化

全新的独家设计流程可估算出较容易布线的平面图,并根据布线路径与时序收敛为内部数据总线进行优化。这些设计步骤可将无法建置晶体管的White Space数量降到最少,因而可让芯片容纳更多电路。

透过专利技术协调逻辑与物理架构

此专利技术无须更动任何逻辑设计,即可自动针对物理布线进行网表数据合成,并可提升整体设计的布线效率以及使时序收敛变得更容易,因而可有效减少最终布线流程所需的时间,更可达到更高的密度整合度。

图1:富士通半导体全新客制化SoC设计方法示意图

富士通半导体是世界级的ASIC供货商,多年来运用在业界累积的傲人成绩和专精技术,持续提供一站购足的完整定制化SoC解决方案,其中结合了先进设计建置、制造服务和系统级研究、开发支持等服务。透过上述解决方案,富士通半导体将能支持客户快速开发高效性能及省电的SoC器件。通信世界网

 

来源:通信世界网
相关文章
 
文章评论
 
    昵称:  验证码:
 
关注通信世界网
 
 
官方微信
“cww-weixin”(或扫描下图二维码),即可于获得独家的CWW视点分析、最新的通信资讯。
 
 
专家观点
田溯宁:云计算驱动..
云时代的来临就是信息时代的工业革命,社会的生产对象不再是以物质为主,而..
 
 
最新专题
  • 1

  • 1

  • 1

  • 1

通信百科
 
全球五个城市大数据创新应..
全球很多城市将市政大数据向公众开放,并设立项目鼓励大数据应用创新,基于..
 
 
 
新浪微博 腾讯微博 微信 rss
人民邮电出版社
工业和信息化部
人民邮电出版社图书专营店
中国通信企业协会
中国通信学会
中国互联网协会
无线电频谱管理中心
工业和信息化部电信研究院
中国通信标准化协会
中国移动通信联合会
中国邮电器材公司
中国电信
中国移动
中国联通
中国信息协会信息服务网络委员会
爱购服务器之家
新浪科技
搜狐IT
腾讯科技
凤凰网科技
人民网无线频道
中国通信网
移动Labs
中华电子网
通信产业网
企业网
In-Stat
IT价值联盟
中国软件资讯网
通信人才网
慧聪通信网
CTI论坛
CIO选型网
CTO技术网
美通社
赛立信竞争情报网
CRS通信学社
ZDNet至顶网
和讯科技
博趣·兴趣门户
呼叫中心频道
运营与增值
信天下企业短信
新电子
OFweek光通讯网
中云网