首页 >> 光通信 >> 技术 >> 正文
 
基于光纤通道的IEEE1394光信号传输系统设计[图]
http://www.cww.net.cn   2011年7月4日 08:44    《电子设计工程》    
作 者:徐轲 闫娟娟 郑铮

  2 IEEE1394光信号传输系统设计与实现

  2.1 系统的构架

  为在光纤通道传输IEEE1394信号,构建两种总线互连的硬件平台,所设计的传输系统不仅要实现两种数据帧格式的转换,还要实现FC-0、FC-1、FC-2协议层中的部分功能。本文所设计的基于FC的IEEE1394光信号传输系统结构如图4所示,包括IEEE1394信号源,基于FPGA的1394-FC协议转换器,必要的外围接口器件以及光纤收发模块,系统传输速率1.0625Gb/s。其中,光纤通道FC-0层的功能由光电转换模块和串并与并串转换芯片实现,而IEEE1394到FC数据帧映射及FC-1、FC-2层功能主要基于FPGA进行硬件编程来实现。

2.2 基于FPGA的功能模块设计与实现

  在所设计的系统中,FPGA主要实现IEEE1394到FC的数据帧映射以及FC-1、FC-2层功能。基于FPGA的功能模块结构如图5所示。

1)FC-1层功能单元包括8b/10b编码/解码模块和D/K类型指示模块。

  2)FC-2层功能单元包括数据接收模块,发送模块及系统配置模块。

  3)IEEE1394到FC的数据帧映射模块(协议转换)是FPGA设计的核心部分。该部分能够完成对信号源发出的IEEE1394数据帧到FC协议的数据帧的映射工作,即将IEEE1394数据帧转换为FC帧格式。同时能从接收到的FC数据帧还原出IEEE1394数据帧。

  4)FPGA片内的发送(TX)部分和接收(RX)部分均加入了数字时钟管理(DCM)和分频器模块,DCM可以使时钟信号通过时钟树达到各个片内寄存器,以减小片内时钟信号的抖动和延时,提高系统运行速率。

  此外,为了方便在没有外接IEEE1394信号源的情况下对FPGA内部的功能模块进行调试,在FPGA的TX前通过采用线性反馈移位寄存器IP核构建了一个伪随机序列发生器,可以用来模拟IEEE1394数据源,并通过1个二选一选择器实现外部输入信号与内部伪随机序列的选择功能。

  FPGA内部的工作过程说明如下:IEEE1394数据从16:32解复用器输出之后,进入IEEE1394数据拆分模块,产生对应于FC数据帧的SOF、DATA、CRC、EOF的数据段,生成符合FC帧格式的数据。在这之后,32:8复用模块将32bit并行输入的数据复用成8bit并行输出的数据。随后进入8b/10b编码模块,完成8b/10b的编码工作并以10bit位宽,106.25MHz的速率送入VSC7145串并/并串芯片,最后以1.0625Gbs的速率输出到SFP光收发模块,由光收发模块将电信号调制成光信号输出。

  在RX接收部分,由光收发模块还原成的电信号通过VSC7145串并/并串芯片后以10bit的并行数据形式输入到FPGA中,由8b/10b解码器解码,输出8bit并行数据(在解码过程中,解码器可以通过判断码流的极性来判别是否在传输过程中出现误码)。8b/10b解码输出后的数据通过1个8:32解复用模块解复用成32bit的并行数据,并行支路速率为26.5625MHz,随后32位并行数据通过FC帧检测提取模块,生成标识信号随路输出。在CRC校验/判决模块中,数据通过CRC位运算反映是否出现误码,并给出指示。在这之后,FC数据帧重组为IEEE1394数据帧,最后经由32:16复用模块将32bit并行IEEE1394帧数据重新复用成16bit并行数据,与53.12MHz的随路信号一同送出FPGA芯片。

  3 FPGA功能验证

  本设计已在Xilinx Spartan3系列的Xc3s200中实现,并在Xilinx ISE 7.1仿真环境下进行了功能和时序仿真验证。采用伪随机序列发生器生成的伪随机代码模拟IEEE1394数据源,设定每1000Byte为一个数据包包长。

[1]  [2]  [3]  
相关新闻
编 辑:高娟    联系电话:010-67110006-853
分享到新浪微博 分享到搜狐微博 分享到腾讯微博 分享到网易微博 分享到139说客 分享到校内人人网 分享到开心网 分享到豆瓣 分享到QQ书签       收藏   打印  进入论坛   推荐给朋友
关键字搜索:光纤通道  CRC校验  仿真波形  FC网络  光收发模块  
文章评论查看评论()
昵称:  验证码:
 
重要新闻
通信技术
企业黄页
会议活动